77范文网 - 专业文章范例文档资料分享平台

LATTICE开发板原理图测试代码软件使用以及中文资料3(9)

来源:网络收集 时间:2020-12-16 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

LATTICE开发板

图 6 系统时钟锁相环的方框图

器件的建立和保持时间可以通过两种方式来改进:在反馈中对延时进行编程;或者在PLL的输入路径中相对于输入时钟提前或者延迟输出时钟。延时可以在配置期间配置或者动态调整。

系统时钟锁相环有综合时钟频率的能力。每个PLL有4个分频器:输入时钟分频器、反馈分频器、后定标分频器和次级时钟分频器。输入时钟分频器用于分频输入时钟信号,反馈分频器用于倍频输入信号,后定标分频器允许VCO以高于输出时钟的频率运行,因此扩展了频率范围。次级时钟分频器用于得到较低的频率输出。PPL的组件如图7 所示。表5对各种PLL信号进行了描述。

图7 PLL的组件

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库LATTICE开发板原理图测试代码软件使用以及中文资料3(9)在线全文阅读。

LATTICE开发板原理图测试代码软件使用以及中文资料3(9).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/jiaoyu/1163795.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: