LATTICE开发板
图9 PIC结构图
两个相邻的PIO可组成一个差分I/O对,分别用T和C标出,如图10所示。注意:只有器件左边和右边的PIO对才能配置成LVDS发送/接收对。每16个PIO含有一个延时单元,易于产生DQS信号。这个DQS信号送至跨越这组16个PIO的DQS总线。来自总线的DQS信号用于选通来自存储器进入输入寄存器块的DDR数据。这个接口电路是为存储器设计的,每8位数据有一个选通信号。
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库LATTICE开发板原理图测试代码软件使用以及中文资料3(12)在线全文阅读。
相关推荐: