77范文网 - 专业文章范例文档资料分享平台

LATTICE开发板原理图测试代码软件使用以及中文资料3(17)

来源:网络收集 时间:2020-12-16 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

LATTICE开发板

控制逻辑块允许在PIO块中使用的控制信号的选择和修改。从通用布线区的多个时钟信号中选出一个时钟,一个DQS信号来自可编程DQS引脚。时钟可以选择反相。时钟使能和本地复位选自布线区,也可以反相。全局三态信号通过这个块。

DDR存储器支持

实现高性能的DDR存储器接口需要专用的DDR寄存器结构,如在输入端的读操作和输出端的写操作。正如在PIO一节中所述,LatticeXP

器件提供这种能力。除这些寄存器外,LatticeXP器件有两个单元简化用于读操作的输入结构设计。这两个单元是DQS延时块和极性控制逻辑。

DLL校准DQS延时块

源同步接口通常要求调整输入时钟,以便用输入寄存器正确捕获数据。对大多数接口而言,PLL用于这种调整。然而对于DDR存储器,称为DQS的时钟是受约束的,因此这种方法不可行。DQS延时块提供用于DDR存储器接口所需的时钟对齐。

来自PAD的DQS信号通过DQS延时单元送入专用的布线资源。DQS信号也送入极性控制逻辑,用于控制输入寄存器块中连至同步寄存器的时钟极性。图17和图18分别展示了DQS转换信号是如何进入PIO

的。

图17 DQS局域总线

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库LATTICE开发板原理图测试代码软件使用以及中文资料3(17)在线全文阅读。

LATTICE开发板原理图测试代码软件使用以及中文资料3(17).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/jiaoyu/1163795.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: