77范文网 - 专业文章范例文档资料分享平台

LATTICE开发板原理图测试代码软件使用以及中文资料3(18)

来源:网络收集 时间:2020-12-16 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

LATTICE开发板

DQS延时块的温度、电压和工艺变化由一组校正信号进行补偿,校正信号是6位宽的总线,来自器件的两个DLL。每个DLL补偿其所在半个器件的DQS延时,如图25所示。经系统时钟和反馈环,DLL环用来补偿温度、电压和工艺变化。

图18 DLL校正总线和DQS/DQS转换分布图

极性控制逻辑

对于典型的DDR存储器数据,延时DQS选通脉冲和内部系统时钟(在读周期)之间的相位关系是未知的。

LatticeXP器件含有专用电路在这些域间传递数据。为了防止建立和保持时间发生变化,即DQS延时和系统时钟间的域传递时,使用了一个时钟极性选择器。这改变了锁存在同步寄存器中的数据的边沿。要求在每个读周期的起始时刻给予正确的时钟极性。

读操作前,DDR存储器的DQS处于三态,由终端上拉。起始时刻DDR存储器驱动DQS为低电平。一个专用电路用于检测这个传递。这个信号用来控制连至同步寄存器的时钟极性。

sysIO缓冲器

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库LATTICE开发板原理图测试代码软件使用以及中文资料3(18)在线全文阅读。

LATTICE开发板原理图测试代码软件使用以及中文资料3(18).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/jiaoyu/1163795.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: