77范文网 - 专业文章范例文档资料分享平台

verilog 实验(2)

来源:网络收集 时间:2020-04-16 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

基本要求:微型打印机拥有一个RS232输入接口。通过DE2驱动打印机,使其能够输出一行预先设置的英文字符。 29、 简易电子琴设计

基本要求:设计一个有18个按键的电子琴。

四、设计示例

【实验例程1】

实验说明:按照拨码开关点亮DE2上面的两个数码管,代码见附件。 1建立工程并完成硬件的描述设计

打开quartus7.2的工作环境,如下所示:

2.新建工程,点击File->New project Wizard 新建一个工程文件。

接着弹出如下界面,接着点击NEXT

3.输入工程工作路径、工程文件名以及顶层实体名字。

4.点击NEXT之后弹出如下界面,这里是提示添加已经写好的程序。

5.选择所用到的器件。

6.设置EDA相应的工具,quartus一集成开发环境,为此我们可以跳过这一设置,如果使用第三方的综合工具和仿真工具,可以在此设置,当然还需要指明第三方工具的路径。

7.点击NEXT之后查看整个设置工程的总结。

点击FINISH完成新建工程。 8.新建.V文件

点击菜单选项File->New,选择Verilog HDL File,点击OK,建立Verilog 源代码文件。

9.输入源代码

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库verilog 实验(2)在线全文阅读。

verilog 实验(2).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/976544.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: