为( A )
A.高电平1 B.与A反相的脉冲信号 C.低电平0 D.与A相同的脉冲信号 8.逻辑电路如题8图所示,已知F=1,则ABCD的值为( C )
A.0101 B.1110 C.1010 D.1101
题7图
题8图
9.题9图所示电路中,忽略二极管的正向压降,F点电位为( A )
A.3V B.0V C.9V D.12V
*10.题10图所示三态门电路对应的逻辑关系为( A )
A.F=A?B B.F=A?B C.F=A·B D.F=A+B
题10图
题9图
*11.当边沿JK触发器的J=K=1时,触发器的次态是( B ) A..Qn B.Qn C.0 D.1
*12.题12图示逻辑门电路所对应的逻辑关系式为( C ) A.F=A+B B.F=A·B C.F=A?B D.F=A?B 13.题13图示三态门电路对应的逻辑关系为( A )
A.F=A?B B.F=A?B C.F=A·B D.高阻
14.题14图示逻辑状态表对应的逻辑表达式为( D )
A.F=A+B+C B.F=A·B·C
C.F=A?B?C D.F=A?B?C
15.题15图(a)所示J—K触发器,其时钟脉冲CP及J、K输入波形如题15图(b)所示,其Q端的输出波形为( D )
21 / 33
16.逻辑电路如题16图所示,已知Q2端输出脉冲的频率为f2,则输入时钟脉冲CP的频率为 ( D )
11A. f2 B. f2 C. 2f2 D. 4f2
4217.设题17图示触发器当前的状态为Qn,则时钟脉冲到来后,触发器的状态Qn+1将为 ( C )
A. 0 B. 1 C. Qn D.Qn
题17图 题16图
18.题18图示逻辑电路的输出状态为 ( C )
A. 1 B. 0 C. 高阻 D. 不能确定 19.逻辑电路如题19图所示,当RD=SD=“1”,S=“0”,R=“1”时,C脉冲来到后可控RS触发器的新状态为 ( A )。
A.“0” B.“1” C.不定 D.与原状态相反
题18图 题19图
*20.有三输入端的与非门当输出端状态为0时,三个输入端状态应为 ( B )
A.000 B.111 C.010 D.100
22 / 33
21.题21图(a)所示触发器的时钟脉冲CP及F端输入波形如图(b)示,则Q端的输出波形是 ( A ) 题21图
22.某J-K触发器,每来一个时钟脉冲就翻转一次,则其J、K端的状态应为 ( D )
A.J=1,K=0 B.J=0,K=1 C.J=0,K=0 D.J=1,K=1 23.题23图所示逻辑电路的输出状态为( C )
A.高电平(1) B.低电平(0) C.高阻
题23图 D.不能确定
24.无论J-K触发器原来状态如何,当输入端J=1、K=0时,在时钟脉冲作用下,其输出端Q的状态为( B )
A.0 B.1 C.保持不变 D不能确定
25.题25图中实现的逻辑关系式是【 D 】
A.F=AB B.F=A+B
C.F=AB D.F=A?B 题25图
26.基本RS触发器,SD=RD=0时,输出Q为【 D 】
A.0 B.1 C.不变 D.不定 27.为使D触发器的输出随时钟脉冲而变化的条件【 C 】
A.RD=0、SD=0 B.RD=1、SD=0 C.RD=1、SD=1 D.RD=0、SD=1 *28.TTL集成门电路是指( B )
A.二极管——三极管集成门电路 B.晶体管——晶体管集成门电路 C.N沟道场效应管集成门电路 D.P沟道场效应管集成门电路
23 / 33
29.三态输出与非门电路如题29图所示,已知其输出端F=0,则其输入端A、B、EN的状态分别为( D )
A.0、0、0 B.0、1、0 C.1、0、1 D.1、1、1
30.设逻辑表达式F=A+B+C=0,则A、B、C分别为( B )
A.0、0、0 B.1、0、0 C.0、1、1 D.1、0、1
31.如题31图所示,设触发器的初始状态为0,当时钟脉冲C到来后,触发器的状态将为( B )
A.0 B.1 C.高阻 D.时钟脉冲C
A. B.
题32图
题29图
题31图
32.题32图的逻辑符号中,能实现F=AB逻辑功能的是( C )
C. D.
33.逻辑“与”的运算是( B )
A.逻辑和 B.逻辑乘 C.逻辑除 D.逻辑加 34.题34图示逻辑电路的逻辑式为( C )
A.F=A?B?C B.F=A?B?C
C.F=A B C D.F=ABC
题34图 35.逻辑电路如题35图所示,A=“0”时,C
脉冲来到后D触发器( B )
A.具有计数器功能 B.置“0” C.置“1” D.不一定
36.某计数器最大输入脉冲数为15,组成该计数器所需最少的触发器个数为( C )
A.2 B.3 C.4 D.15 题35图
37.题37图示逻辑电路中, F的逻辑表达式是( A )
题37图
24 / 33
38.设题38图触发器的初始状态为0,已知时钟脉冲CP波形如图所示,则Q端的波形为( C )
A.① B.② C.③ D.④ 题38图
39.下列逻辑状态表对应的逻辑表达式为( C )
40.在题40图中,能使F恒为逻辑1的逻辑门是( A )
题40图
41.题41图所示各触发器的初态为逻辑0,在C脉冲到来后,Q的状态仍保持不变的是( C )
题41图
二、填空题(每空2分)
请在每小题的空格中填上正确答案。错填、不填均无分。
*1.组合逻辑电路当前的输出变量状态仅由输入变量的组合状态来决 定,与原来状态 无关 。
*2.一个“与非”门电路,当其输入全为“1”时,输出为__0___,当输入中有一个为“0”时,输出为___1___。
*3.触发器两个输出端的逻辑状态在正常情况下总是 相反 。 *4.基本R—S触发器的两个输入端都接高电平时, 触发器的状态为 保持 。
5.三极管非门电路如题5图所示,图中二极管V的作用是 钳位 。 *6.如题6图所示电路中,输入A与输出F的逻辑关系式为 非门 。
25 / 33
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库《电工学-电子技术》习题册习题解答(5)在线全文阅读。
相关推荐: