Soochow University
图3-9 相似对话框
d.配合查找相似对象对话框和检视器进行批量修改,如图3-10所示:
图3-10
e.自动标号
对元件标号没有特殊要求时,可通过自动元件标号工具自动对工程中的所有元件标号,如图3-11所示:
10
Soochow University
图3-11
f.封装管理器
封装管理器统一列出所有元件的封装,并可更改,如图3-12
图3-12
3.5.4 注意事项
a.对于电路图的一些门电路,有时是多个门电路集成在同一芯片中,所以在画原理图时我们要注意将它们设置在同一个芯片中。如果不这样设置,系统会默认每个门电路都使用一个芯片。以下是本次实验中集成在同一芯片中的门电路
11
Soochow University
(1) SN74F04D、SN74LS02N
图3-13
如图3-13所示,左边是型号为SN74F04D的运放,在本次实验中共有6个这样的运放。所以在放置元件时,要双击运放,在弹出的对话框中,如右边所示,分别将每个运放设置为不同的部分。
图3-14
如图3-14所示,左边是型号为SN74LS02N的运放,按照如图3-13的方法,如法炮制即可。
(2) MC74HC393AD
该芯片涉及到的问题和上述SN74LS02N类似,MC74HC393AD也是有两个如图
3-15所示的部分集成在一块芯片中的。
图3-15
b. SW DIP-2(按键)
按键在实际中只能买到四个引脚的的按键,而不能买到两个引脚的,所以我们必须在画PCB图是要注意,不能画出在实际中买不到的芯片。在连线时,连接1、3引脚或者2、4引脚。
图3-16
12
Soochow University
c.去耦电容
图3-17 去耦电容
在原理图上画去耦电容时不需要把每个电容都接在各个芯片的GND和VCC之间,只需要在原理图上画出如图3-17所示的画法,将去耦电容与VCC和GND的连接关系表示出来就行了。
d.Phonejack2 TN(将Phonejack2 TN的引脚改成PWR2.5的引脚)
因为实物中的该元件只有三个引脚,而Phonejack2 TN具有5个引脚,于是需要将Phonejack2 TN替换成 PWR2.5(三个引脚),但是PWR2.5每个引脚有两个焊盘,这与实物不符,因为实物的每个引脚只有一个焊盘,所以,我们需要自己去创建一个元件库。
图3-18 左位Phonejack2 TN右为PWR2.5
创建新的元件库的具体方法如下,首先我们在元件库中搜索‘*KLD-0202*’。然后库面板中会出现型号为KLD-0202的元件。如图3-19所示。
图3-19 将鼠标移至KLD-0202上,然后点击鼠标右键,会出现如图3-20右所示的对话框,此时再将鼠标移至Edit Footprint上,点击鼠标左键,会出现一个PCB库,如图3-20左所示。
13
Soochow University
图3-20
将图3-21右图中的所有焊盘删除,并替换成圆形焊盘,其外孔径为35mm,内孔径为28mm。其余地方不作任何修改,修改后如图3-21左所示。将修改后的PCB库保存,最好改下名字,并保存在一个自己找的到地方。然后在电路原理图中将PWR2.5的封装引脚替换成自己设计的封装引脚。最后导入到PCB图中,就得到了我们所要的封装,如图3-21右所示。
图3-21
3.6 编译工程
编译工程可以检查设计文件中的设计草图和电气规则的错误,并提供给用户一个排除错误的环境。我们已经在Project对话框中设置了Error Checking和Connection Matrix选项。
要编译本次实验的工程,只需选择Project>>Compile PCB Project。 当工程被编译后,任何错误都将显示在Messages上,点击Messages来查看错误(View>>Workspace Panels>>System>>Messages)。工程已经编译完后的文件,在Navigator面板中将和可浏览的平衡层 次(flattened hierarchy),元器件,网络表和连接模型一起,被将列出所有对象的连接关系在Navigator中。
如果电路设计的完全正确,Messages中不会显示任何错误。如果报告中显示有错误,则需要检查电路并纠正确保所有的连线都是正确的。 在编译过程中有三处地方需要注意,其一,由于DAC0832LCJ芯片的8号引脚和TLC272IP芯片的2号引脚之间连在一起,编译的时候会出现[Error] Net NetU10_8 contains floating input pins 的错误,但是实际上这种接法是正
14
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库PCB实验报告(3)在线全文阅读。
相关推荐: