表3_2_3 设计要求的逻辑功能
在实验中要求:
(1)静态验证 控制输入和数据输入端加高、低电平,用电压表测量输出高电平、低电平的电压值。
(2)动态验证 控制输入加高、低电平,数据输入加连续矩形脉冲,用示波器对应地观察数据输入波形和输出波形。
(3)动态验证时,分别用示波器中的AC耦合与DC耦合,测定输出波形的幅值Vp_p及高、低电平值。
2、用集电极开路(OC)“与非”门实现三路信号分时传送的总线结构。 要求与实验内容1相同。
3、在实验内容2的电路基础上将电源Ec从+5V改为+10V,测量OC门的输出高、低电平的电压值。
五、注意事项
(1)做电平转换实验时,只能改变Ec,千万不能将OC门的电源电压+Vcc接至+10V,以免烧坏器件。
(2)用三态门实现分时传送时,不能同时有两个或两个以上三态门的控制端处于使能状态。
六、报告要求
(1) 画出示波器观察到的波形,且输入与输出波形必须对应,即在一个相位平面上比较两者的相位关系。
(2)根据要求设计的任务应有设计过程和设计逻辑图,记录实际检测的结果,并进行分析。
(3)完成第七项中的思考题4。 七、思考题
1、 用OC 门时是否需外接其它元件?如果需要,此元件应如何取值? 2、 几个OC 门的输出端是否允许短接?
3、几个三态门的输出端是否允许短接?有没有条件限制?应注意什么问题?
11
4、 如何用示波器来测量波形的高、低电平? 八、实验仪器与器材
1、JD-2000通用电学实验台一台 2、CA8120A示波器一台 3、DT930FD数字多用表一块
4、主要器材1
2
片, 74LS04 174LS244 2片,电阻1kΩ 3只
片,
逻辑开关盒1个 74LS01 1
实验三 编码器与译码器
本实验为验证性实验 一、实验目的
1.验证编码器与译码器的逻辑功能。
2.熟悉集成编码器与译码器的测试方法及使用方法。 二、实验原理
编码器的功能是将一组信号按照一定的规律变换成一组二进制代码。74148为8线--3线优先编码器,有8个编码输入端I0、Il、?I7和3个编码输出端
A2A1A0。输出为842l码的反码,输入低电平有效。在逻辑关系上,I7为最高位,
且优先级最高。其真值表见表3_3_1。
表3_3_1 8线一3线优先编码器74148真值表 输 入 S l 0 O 0 O 0 0 0 0 0 输 出 I0 × × × × × × × × O l I1 × × × × × × × 0 l l I2 × × × × × × O l 1 l I3 × × × × × O l 1 l 1 I4 × × × × O l 1 l 1 l I5 × × × 0 1 l 1 1 l 1 I6 × × 0 l l l 1 1 l l I7 × 0 l l l 1 1 l l l A2 l O 0 0 0 1 l l 1 l A1 l O 0 l l 0 0 1 l l A0 l 0 l 0 l 0 1 0 l l YEX Ys l O 0 0 O 0 0 O 0 1 1 1 1 1 1 l l l l 0 注:其中S为使能端,Ys为选通输出端,YEX为扩展输出端。
译码器的功能是将具有特定含义二进制码转换成相应的控制信号。7442为4线--10线译码器(BCD输入),有4个输入端D、C、B、A(A为低位)和10个输出端
Y0、 Y1...Y9。译码输出为低电平。真值表见表3_3_2
13
表3_3_2 4线 一10线译码器真值表 输 入 D 0 0 0 0 0 0 0 O l 1 C O 0 0 0 1 1 1 l 0 0 B 0 0 l 1 0 0 l 1 0 O A O l 0 l 0 l O l 0 l 输 出 Y0 O l 1 l l 1 1 1 1 1 Y1 1 0 l l l 1 1 l 1 1 Y2 l l 0 1 l l 1 1 1 1 Y3 l l l 0 l 1 l 1 1 1 Y4 1 l 1 l 0 l 1 l 1 l Y5 1 l l l l 0 l l 1 l Y6 1 1 l 1 l 1 0 l l 1 Y7 l l 1 l 1 l 1 O 1 l Y8 l l 1 1 1 1 1 l O l Y9 l l l l l l l l 1 0 三、预习要求
复习教材中编码器与译码器的有关内容,熟悉所用器件74LSl48、74LSl38 的引脚排列。
图3_3_1 74LSl48和74LS04的引脚排列
四、实验内容及步骤
1、8线--3线优先编码器功能测试
8线--3线优先编码器74LSl48和反相器74LS04的引脚排列如图3_3_1所示。 (1) 在通用电学实验台上按图4_2电路对优先编码器74LSl48和反相器74LS04进行连线。
(2) 在输入端按照表3_3_3加入高低电平(“0”态接地,“1”态接+Vcc(+5V)),用万用表测试输出电压并将测试结果填入表3_3_3中。
14
图3_3_4 译码器作为数据分配器 表3_3_3 测量优先编码器真值表 输 入 S 1 0 0 O O O O 0 0 O 输 出 I0 × × × × × × × × 0 1 I1 × × × × × × × O 1 1 I2 × × × × × × 0 l 1 1 I3 × × × × × 0 l 1 l l I4 × × × × 0 l 1 l 1 l I5 × × × 0 l l l l 1 1 I6 × × O 1 l 1 l 1 l l I7 × 0 l l l l 1 l l l A2 A1 A0 YEX Ys 2、 3线--8线译码器的功能测试 3线--8线译码器74LSl38的引脚排列如图3_3_3所示。
(1) 在通用电学实验台上将3线--8线译码器74LSl38 输入端按照表3_3_4加入高低电平,用万用表测试输出电压并将测试结果填入表3_3_4中。
(2) 译码器作为数据分配器。按图3_3_4接线,在脉冲输入端D加入f =
15
图3_3_3 74LSl38的引脚排
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库《数字电子技术》实验指导书 - 图文(3)在线全文阅读。
相关推荐: