第4单元 能力训练检测题
一、填空题
1、两个与非门构成的基本RS触发器的功能有 置0 、 置1 和 保持 。电路中不允许两个输入端同时为 低电平 ,否则将出现逻辑混乱。
2、通常把一个CP脉冲引起触发器多次翻转的现象称为 空翻 ,有这种现象的触发器是 钟控的RS 触发器,此类触发器的工作属于 电平 触发方式。
3、为有效地抑制“空翻”,人们研制出了 边沿 触发方式的 主从型JK 触发器和 维持阻塞型D 触发器。
4、JK触发器具有 置0 、 置1 、 保持 和 翻转 四种功能。欲使JK触发器实现Qn?1?Qn的功能,则输入端J应接 高电平1 ,K应接 高电平1 。
5、D触发器的输入端子有 1 个,具有 置0 和 置1 的功能。
6、触发器的逻辑功能通常可用 特征议程 、 状态转换图 、 功能真值表 和 时序波形图 等多种方法进行描述。
7、组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是 触发器 。 8、JK触发器的次态方程为 Qn+1=j Qn’+K’ Qn ;D触发器的次态方程为 Qn+1= Dn 。
9、触发器有两个互非的输出端Q和Q,通常规定Q=1,Q=0时为触发器的 1 状态;Q=0,Q=1时为触发器的 0 状态。
10、两个与非门组成的基本RS触发器,正常工作时,不允许R?S? 0 ,其特征方程为 Qn?1?S?RQn ,约束条件为 R?S?1 。
11、钟控的RS触发器,在正常工作时,不允许输入端R=S= 1 ,其特征方程为
Qn?1?S?RQn (CP?1) ,约束条件为 SR=0 。
12、把JK触发器 两个输入端子连在一起作为一个输入 就构成了T触发器,T触发器具有的逻辑功能是 保持 和 翻转 。
13、让 T 触发器恒输入“1”就构成了T'触发器,这种触发器仅具有 翻转 功能。
二、正误识别题
1、仅具有保持和翻转功能的触发器是RS触发器。 ( 错 ) 2、基本的RS触发器具有“空翻”现象。 ( 错 ) 3、钟控的RS触发器的约束条件是:R+S=0。 ( 错 ) 4、JK触发器的特征方程是:Qn?1?JQ?KQn。 ( 错 ) 5、D触发器的输出总是跟随其输入的变化而变化。 ( 对 ) 6、CP=0时,由于JK触发器的导引门被封锁而触发器状态不变。 ( 对 )
16
n7、主从型JK触发器的从触发器开启时刻在CP下降沿到来时。 ( 对 ) 8、触发器和逻辑门一样,输出取决于输入现态。 ( 错 ) 9、维持阻塞D触发器状态变化在CP下降沿到来时。 ( 错 ) 10、凡采用电位触发方式的触发器,都存在“空翻”现象。 ( 错 ) 三、选择题
1、仅具有置“0”和置“1”功能的触发器是( C )。
A、基本RS触发器 B、钟控RS触发器 C、D触发器 D、JK触发器
2、由与非门组成的基本RS触发器不允许输入的变量组合S?R为( A )。
A、00 B、01 C、10 D、11 3、钟控RS触发器的特征方程是( D )。 A、Qn?1?R?Qn B、Qn?1?S?Qn C、Qn?1?R?SQn D、Qn?1?S?RQn 4、仅具有保持和翻转功能的触发器是( B )。
A、JK触发器 B、T触发器 C、D触发器 D、Tˊ触发器 5、触发器由门电路构成,但它不同门电路功能,主要特点是具有( C )
A、翻转功能 B、保持功能 C、记忆功能 D、置0置1功能 6、TTL集成触发器直接置0端RD和直接置1端SD在触发器正常工作时应( C A、RD=1,SD=0 B、RD=0,SD=1 C、保持高电平“1” D、保持低电平“0” 7、按触发器触发方式的不同,双稳态触发器可分为( C )
A、高电平触发和低电平触发 B、上升沿触发和下降沿触发 C、电平触发或边沿触发 D、输入触发或时钟触发 8、按逻辑功能的不同,双稳态触发器可分为( D )。
A、RS、JK、D、T等 B、主从型和维持阻塞型 C、TTL型和MOS型 D、上述均包括 9、为避免“空翻”现象,应采用( B )方式的触发器。
A、主从触发 B、边沿触发 C、电平触发 10、为防止“空翻”,应采用( C )结构的触发器。
A、TTL B、MOS C、主从或维持阻塞
四、简述题
1、时序逻辑电路的基本单元是什么?组合逻辑电路的基本单元又是什么? 答:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路。 2、何谓“空翻”现象?抑制“空翻”可采取什么措施?
17
)答:在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象称为空翻。抑制空翻的最好措施就是让触发器采取边沿触发方式。
3、试分别写出钟控RS触发器、JK触发器和D触发器的特征方程。
答:钟控RS触发器的特征方程:Qn?1?S?RQn ,SR=0(约束条件); (CP?1)JK触发器的特征方程:Qn?1?JQn?KQn; D触发器的特征方程:Q n +1= D n。 4、你能否推出由两个或非门组成的基本RS触发器的功能?写出其真值表。 答:由两个或非门组成的基本RS触发器如图所示,其功能与钟控RS触发器相同,所不同点是或非门构成的基本RS触发器是电平触发方式,没有时钟脉冲控制。
功能真值表也与钟控RS触发器完全相同。 五、分析题
1、已知TTL主从型JK触发器的输入控制端J和K及CP脉冲波形如图4.23所示,试根据它们的波形画出相应输出端Q的波形。
CP J K 解: CP
J
K
Q 图4.23 题4.5.1波形图 R S ≥1 门1 ≥1 门2 QQ或非门构成的基本RS触发器
2、写出图4.24所示各逻辑电路的次态方程。
解:(a)图:Qn?1?A (b)图:Qn?1?Dn (c)图:Qn?1?Qn (d)图:Qn?1?Qn (e)图:Qn?1?Qn (f)图:Qn?1?Qn
18
A CP 1D C1 (a)
Q CP 1D C1 (b)
Q
CP 1D C1 (c)
Q
1 CP 1J C1 1K (d)
Q
CP 1J C1 1K (e)
Q
CP 1J C1 1K (f)
Q
图4.24 题4.5.2逻辑图
3、分析图4.25所示逻辑功能。
CPFF0Q0FF11JCL1K1Q11JCL1KY图4.25
解:(1) 驱动方程:J0=1 , K0=1
nJ1?Q0=K1
(2)状态方程:
Q0n?1nnnQ1?J0Q0?K0Q0?Q0
nnQ0
n?1n?J1Q1?K1Q1n?Q0??Q1
nn(3)输出方程:Y=Q1(4)状态转换图 (右图所示):
(5)功能:同步的、穆尔型的、四进制加法器。
19
4、电路如图4.26所示:
(1) 图示电路中采用什么触发方式;
(2) 分析下图所示时序逻辑电路,并指出其逻辑功能; (3) 设触发器初态为0,画出在CP脉冲下Q0和Q1的波形。
“1” CP J Q C K Q J Q C K Q Q0 Q1 RD 图4.26 题4.5.4逻辑图
解:①JK触发器采用的都是边沿触发方式; ②分析电路:
电路驱动方程:J0=K0=1,J1=K1=Q0, 将驱动方程代入触发器的特征方程可得:Q0功能真值表: Q1n Q0n 0 0 0 1 1 0 1 1 Q1n+1 Q0n+1 0 1 1 0 1 1 0 0 n?1nn?1nnnn ?Q0,Q1?Q0Q1?Q0Q1。由功能真值表可看出,这是一个2位四进制加计数器。 ③电路初态为0,画出其时序波形图如下: CP Q0 Q1
20
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库数字电子技术期末复习题库及答案(4)在线全文阅读。
相关推荐: