包含24c02eeprom的引脚图、功能表及相关电气性能。
海纳电子资讯网: www.fpga-arm.com
图1 总线时序 12
只有在总线空闲时才允许启动数据传送在数据传送过程中
数据线电平从高到低的跳变作为I2C总线的起始信号 数据线电平从低到高的跳变作为I2C总线的停止信号
当时钟线为高电平时
数据线必须保持稳定状态不允许有跳变时
钟线为高电平时
起始信号停止信号
数据线的任何电平变化将被看作总线的起始或停止信号
时钟线保持高电平期间时钟线保持高电平期间
图3 起始/停止时序
器件寻址
主器件通过发送一个起始信号启动发送过程然后发送它所要寻址的从器件的地址8位从器件地
址的高4位固定为1010见图5
接下来的3位A2A1A0为器件的地址位用来定义哪个器件
以及器件的哪个部分被主器件访问上述8个CAT24WC01/024个CAT24WC042个CAT24WC08
6
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库24c02EEPROM中文官方资料手册(6)在线全文阅读。
相关推荐: