77范文网 - 专业文章范例文档资料分享平台

真空荧光显示屏(VFD屏)原理(11)

来源:网络收集 时间:2021-01-20 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

真空荧光显示屏(VFD屏)原理,详细透彻

所获得的截止偏压,以消除漏光。如果阳极、栅极电流汇合的阴极电流的取出点不在灯丝变压器的中心抽头,而在灯丝的单侧,则截止电压就必须更大,其原因自图7~图10可明白看出。

在关闭脉冲信号时,为加快振荡衰减,在输出线与栅极之间必须加上下拉电阻(PULL DOWN)。而在已施加电压(ON)的状态下,下拉电阻则是一种与显示屏并联的负载,会消耗无效电力,因此取值不能太小,反之,如果取值太大,容易产生振荡,或因尖峰电压(SPIKE NOISE)而有漏光的现象,通常以数10KΩ(欧姆)左右最为合适。一般市面上的驱动用CPU或驱动器都掩膜有下拉电阻(ACTIVE PULL-DOWN)。

图24即为CPU掩膜下拉电阻的例子。

图24. 动态驱动的基本电路与电位关系

来表示消隐时间(BLANKING)。一般情况下,扫描信号的脉冲不另一方面,图25中以tb

可能是标准的矩形方波,这种扫描脉冲存在着上升和下降沿延迟时间,如果脉冲之间没有消隐时间,就会产生信号的部分重叠,而产生错误的显示或漏光。在设计应用电路扫描信号时,每位之间应设置大约10~20μs的消隐时间,若消隐时间过长,则扫描占空比减小,导致亮度减低。

其次,为了避免因肉眼的视觉残留造成闪烁的现象,脉冲的周期T必须设定在20ms以下,

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库真空荧光显示屏(VFD屏)原理(11)在线全文阅读。

真空荧光显示屏(VFD屏)原理(11).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/jiaoyu/1181578.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: