77范文网 - 专业文章范例文档资料分享平台

数字习题解答(1-3)张克农(6)

来源:网络收集 时间:2020-03-26 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

ENTITY counter IS PORT (

clk

: IN BIT;

up_down : IN BIT; ld : IN BIT;

D : IN INTEGER RANGE 0 TO 255; Q

: OUT INTEGER RANGE 0 TO 255 );

END counter;

ARCHITECTURE a OF counter IS BEGIN PROCESS (clk) VARIABLE cnt

BEGIN

IF (up_down = '1') THEN

direction := 1; direction := -1; ELSE END IF;

IF (clk'EVENT AND clk = '1') THEN

IF ld = '0' THEN

cnt := d;

cnt := cnt + direction; ELSE END IF;

: INTEGER RANGE 0 TO 255;

VARIABLE direction : INTEGER;

END IF; Q <= cnt;

END PROCESS; END a;

[解] 这部分VHDL程序结构体是行为描述,实现了可逆计数器的逻辑功能。 3.23 分析下面的VHDL程序,说明电路的功能并画出逻辑电路图。 LIBRARY ieee;

USE ieee.std_logic_1164.all; ENTITY alarm IS

26

PORT( smoke, door, water:IN STA_LOGIC; alarm_en :IN STA_LOGIC;

fire_alarm, burg_alarm, water_alarm:OUT STA_LOGIC ); END alarm ;

ARCHITECTURE alarm_arc OF alarm IS SIGNAL i1, i2, i3:BIT;

COMPONENT nor2 PORT(x,y:in Bit;z:OUT BIT); END COMPONENT;

COMPONENT INV PORT(X:IN BIT;z:OUT BIT); END COMPONENT; BEGIN

U0:INV PORT MAP (water,I1); U1:INV PORT MAP (smoke,I2); U2:INV PORT MAP (door,I3);

U3:NOR2 PORT MAP (i1,alarm_en,water_alarm); U4:NOR2 PORT MAP (i2,alarm_en,smoke_alarm); U5:NOR2 PORT MAP (i3,alarm_en,burg_alarm); END alarm_arc;

[解] 这部分VHDL程序实现了房间内的水,烟,房门的报警功能。以水为例,设水溢出的状态为“1”,若alarm_en处于低电平使能状态,则或门U3输出的为高电平,为水溢出报警状态。若alarm_en处于高电平,则无论有否报警信号,三个输出始终为“0”,即不允许报警工作状态。这部分的VHDL程序属于结构描述,对应的逻辑电路如图解3.23所示。

器件的逻辑功能。

smoke U0 water 1 U1 1 U2 1 alarm_en 图解3.23 i2 i1 U3 water_alarm ≥1 door_alarm U4 smoke_alarm ≥1 U5 ≥1 door i3 3.23 试VHDL语言描述本章的半加器、全加器、比较器、译码器、多路选择器等

27

[解] 半加器参考程序如下 achitecture func of halfadder is signal indate: std_logic_vector; begin

indate <= a & b; process(indate) begin

case indate is

when ”00” => sc <= “00”; when “01” => sc <= ”10”; when “10” => sc <= ”10”; when “11” => sc <= ”01”; end case; end process; end func;

全加器参考程序如下

achitecture func of fulfadder is signal indate: std_logic_vector; begin

indate <= a & b & ci_1; process(indate) begin

case indate is

when ”000” => sc <= “00”; when “001” => sc <= ”10”; when “010” => sc <= ”10”; when “011” => sc <= ”01”; when “100” => sc <= ”10”; when “101” => sc <= ”01”; when “110” => sc <= ”01”; when “111” => sc <= ”11”; end case; end process; end func;

28

比较器参考程序如下 entity compare is

port ( a,b:in bit;c:out bit); end compare;

architecture struct of compare is signal i: bit;

component xr2 port (x,y:in bit;z:out bit); end component;

component inv port(x:in bit;z:out bit) end component; begin

u0:xr2 port map (a,b,i); u1:inv port map(I,c); end struct;

译码器参考程序如下

ARCHITECTURE rt1 OF decoder3_8 IS

SIGNAL indate: STD_LOGIC_VECTOR(2 DOWNTO 0);

BEGIN

indate <= A2 & A1 & A0; PROCESS(indate, STA,STB,STC)

BEGIN

IF (STA='1' AND STB='0' AND STC='0') THEN

CASE indate IS

WHEN \ WHEN \ WHEN \ WHEN \ WHEN \ WHEN \ WHEN \ WHEN \

WHEN OTHERS => Y <= \

END CASE; ELSE

Y <= \

29

END IF; END PROCESS; END rt1;

多路选择器参考程序如下

ARCHITECTURE maxpld OF selsig IS BEGIN

WITH address SELECT y <= d0 WHEN 0, d1 WHEN 1,

d2 WHEN 2, d3 WHEN 3; END maxpld;

30

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说教育文库数字习题解答(1-3)张克农(6)在线全文阅读。

数字习题解答(1-3)张克农(6).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/jiaoyu/875447.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: