数字信号发生器(CycloneIII)2)加法器:
1. 系统的组成
伪随机序列M序列(带步进)(曼彻斯特码)开关TTL电平转换幅度增益低通滤波器 图4-1 系统原理框图 2. 各部分电路 1)低通滤波器:
图4-2 低通滤波器电路图
图4-3 加法器电路图
加法器接收滤波器电平比较器数字锁相环(Xilinx)
位同步信号示波器
3)比较器:
图4-4 AD790比较器电路
4)数字锁相环:
图4-5 数字锁相电路 五 测试方案与测试结果
1. 信号发生器的测试
测试方法: 用示波器MATRIX MOS-620FG观测 测试环境: VCC=5V 测试结果:
表5-1 信号发生器测试结果 测试步进 输出频率(kHz) 1 10 2 3 4 5 50 6 7 8 9 89.92 10 100 20 30.01 40 59.95 70.03 80.13
输出电压(Vp-p) 5.0 5.0 5.0 5.0 5.0 5.0 5.0 5.0 5.0 5.0 2. 滤波器组的测试 测试方法: 示波器观测
测试环境:±VCC=±12V 输入信号Vp-p=5V 测试结果:
表5-2-1 滤波器测试结果(截止频率500k)
测试频点(kHz) 输出电压(v) 50 5 100 5 150 5 200 4.96 250 4.92 300 4.82 350 4.70 400 4.54 450 4.10 500 3.49 通频带截止频率误差 -1.25%
表5-2-2 滤波器测试结果(截止频率200k) 测试频点(kHz) 输出电压(v) 20 5 40 5 60 5 80 5 100 4.94 120 4.86 140 4.72 160 4.50 180 4.18 200 3.57 通频带截止频率误差 1.00%
表5-2-3 滤波器测试结果(截止频率100k) 测试频点(kHz) 输出电压(v) 10 5 20 5 30 5 40 5 50 4.92 60 4.88 70 4.80 80 4.60 90 4,32 100 3.61 通频带截止频率误差 2.02%
3.同步信号提取的测试 测试方法: 示波器观测
测试环境:VCC=5V 输入信号Vp-p=5V 测试结果:
表5-3同步信号提取测试结果 测试频点(kHz) 位同步信号(kHz)
10 20 30 40 50 60 70 80 90 100 10.00 20.10 30.00 40.00 50.01 60.00 70.04 80.00 90.08 100
4.眼图显示的测试结果
图5-1 未叠加噪声的眼图
图5-2 叠加噪声的眼图
六、总结
在本次设计当中,我们深切体会到基础知识和相互协作的重要,在四天三夜的时间里,要做好一个系统,不仅考查我们的基础训练,还有团队协作的精神。
设计系统之前要仔细分析题目,共同探讨,制定出合理的设计方案,根据题目的相关性能指标和要求,我们设计的系统有四个模块组成,分别是信号发生模块,低通滤波模块,接收模块,数字锁相模块,在制作的过程当中,会不断遇到各种各样的问题,比如滤波器的类型选择,参数选择,阻抗匹配,数字锁相的鉴相电路提取的窄脉冲与控制电路的脉冲匹配等问题曾困扰我们,经再三研究与不断实验,最终将问题一一解决。
另外在设计过程中,三个人分工明确,同时互相协作也是非常重要的,在这么短的时间内,要完成一个项目,一个人的力量是远远不够的,只有三个人共同努力,才会更好地完成选定的项目。
百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库简易数字信号传输性能分析仪 - 图文(2)在线全文阅读。
相关推荐: