77范文网 - 专业文章范例文档资料分享平台

分频器设计 - 50MHZ(含verilog程序)

来源:网络收集 时间:2020-04-17 下载这篇文档 手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:或QQ: 处理(尽可能给您提供完整文档),感谢您的支持与谅解。点击这里给我发消息

分频器设计

一、实验目的

1、熟悉分频器的原理;

2、掌握采用Verilog HDL语言设计分频器的方法;

3、进一步学习利用VerilogHDL语言进行层次设计的方法。 二、实验内容

1、采用Verilog语言设计一个十分频器,记录Verilog程序; 2、对十分频器进行功能仿真,观察仿真波形;

3、仿真没有问题后,将分频比改为50000000,实现一个50M分频器。利用此分频器和开发板上的50MHz时钟信号,得到1Hz的秒脉冲信号,完成如图1-2.28所示的秒计数器。

数码管(十位)数码管(个位)二位十进制计数器复位和计数使能(拨码开关)1Hz秒脉冲50M分频器50MHz脉冲信号

程序设计如下:

module fenp(clk_out,clk_in,reset); output clk_out; input clk_in; input reset; reg [1:0] cnt; reg clk_out;

always@(posedge clk_in or posedge reset) begin if(reset) begin cnt<=0; clk_out<=0; end else begin

if(cnt==24999999) begin

clk_out<=!clk_out; cnt<=0; end else cnt<=cnt+1; end end endmodule

本程序经验证,完全可以实现实验要求

。文章来自某大学EDA实验课

百度搜索“77cn”或“免费范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,免费范文网,提供经典小说综合文库分频器设计 - 50MHZ(含verilog程序)在线全文阅读。

分频器设计 - 50MHZ(含verilog程序).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印 下载失败或者文档不完整,请联系客服人员解决!
本文链接:https://www.77cn.com.cn/wenku/zonghe/979201.html(转载请注明文章来源)
Copyright © 2008-2022 免费范文网 版权所有
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ: 邮箱:tiandhx2@hotmail.com
苏ICP备16052595号-18
× 注册会员免费下载(下载后可以自由复制和排版)
注册会员下载
全站内容免费自由复制
注册会员下载
全站内容免费自由复制
注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: